FPGA를 이용한 실시간 Grayscale 영상의 BT.656 프로토콜 변환 설계
Ⓒ 2024 Korea Society for Naval Science & Technology
초록
본 논문에서는 grayscale 영상을 BT.656 프로토콜로 변환하였다. 우선, BT.656 프로토콜의 horizontal 데이터 프레임을 구성한다. 이때, line에 맞게 EAV와 SAV를 계산하여 프레임을 생성한다. 이후, DDR에서 현재 프레임에 맞는 영상을 불러온 후 해당 영상을 YCbCr 형식으로 변환한다. 영상이 grayscale이므로, YCbCr 1 픽셀을 YCb, YCr 2픽셀로 나누어 horizontal 해상도를 2배로 늘렸다. 생성된 프레임과 변환된 영상을 합하여 BT.656 프로토콜 영상을 출력한다. 출력된 영상을 DAC를 이용하여 analog로 출력하였다.
Abstract
This study convert Grayscale Video to BT.656 Protocol. First, construct BT.656 protocol’s horizontal data frame. At this time, the frame is created by calculating EAV and SAV according to the line. Afterwards, the video matching the current frame is loaded from ddr and the video is converted to YCbCr format. Since Video is grayscale, the horizontal resolution is doubled by dividing 1 pixel YCbCr into 2 pixels YCb and YCr. Combine the generated frame and converted video to output BT.656 protocol video. The video is output as analog using DAC.
Keywords:
ITU-R BT.656, Parallel Processing, Real-Time Video Processing, FPGA키워드:
병렬처리, 실시간 영상처리Acknowledgments
이 논문은 2024년도 한국해군과학기술학회 하계학술대회 발표 논문임
References
- J. Lu and Y. Ding, “A FPGA-based Low-latency Multi-channel Video Network Transmission System Design,” 2018 IEEE International Conference of Safety Produce Informatization (IICPI), 2018, pp. 690-693. [https://doi.org/10.1109/IICSPI.2018.8690417]
- 최용준 and 류정래. “FPGA 기반 실시간 영상 워핑을 위한 영상 캐시,” 전자공학회논문지 53.6, 2016, pp. 91-100. [https://doi.org/10.5573/ieie.2016.53.6.091]
- Chen, Jian-Ruei, et al. “Design and realization of a high resolution (640× 480) SWIR image acquisition system,” Microsystem technologies 20, 2014, pp. 1583-1595. [https://doi.org/10.1007/s00542-014-2179-7]